video corpo

Ordinateur monocarte PICMG F75P
x86Intel Atom E6x0T seriesSATA

ordinateur monocarte PICMG
ordinateur monocarte PICMG
ordinateur monocarte PICMG
ordinateur monocarte PICMG
ordinateur monocarte PICMG
ordinateur monocarte PICMG
Ajouter à mes favoris
Ajouter au comparateur
 

Caractéristiques

Facteur d'encombrement
PICMG
Processeur
Intel Atom E6x0T series, x86
Slots d'extension
SATA, PCI Express, CompactPCI
Connectivité
USB 2.0, Ethernet, VGA
Autres caractéristiques
embarqué, industriel, compact, 3U
Taille de la mémoire

1 GB, 2 GB

Description

Le F75P est un ordinateur de sécurité COTS avec sécurité fonctionnelle embarquée qui réunit trois CPU sur une carte CompactPCI PlusIO 3U. Il rend les performances de l'Intel Atom E6xx ("E600") avec double redondance extrêmement compactes, principalement pour les applications ferroviaires. Deux processeurs de contrôle (CP) indépendants avec RAM et Flash DDR2 indépendants et une structure de supervision assurent la sécurité : Pour SIL 3 / SIL 4 : avec un logiciel redondant fonctionnant sur le F75P et, par exemple, avec les instances logicielles sur les deux CP comparant leur sortie. De cette manière, la carte devient un sous-système silencieux, c'est-à-dire qu'elle peut s'arrêter en cas d'erreur fatale. Jusqu'à SIL 2 : utilisation d'un seul des deux PC ou utilisation indépendante des deux PC pour des applications différentes. De cette manière, il est possible de réaliser une application de sécurité 1oo1D jusqu'à SIL 2 sur chaque PC. Son processeur d'E/S (IOP) est construit comme une carte CPU CompactPCI classique, avec une mémoire vive DDR2 et des E/S avant et arrière. Les connecteurs avant comprennent un VGA, deux USB 2.0 et deux canaux Ethernet 100 Mbit. À l'arrière, la carte fournit quatre autres ports USB 2.0, deux ports Fast Ethernet, un SATA 3 Gbit et un lien PCI Express x1. Ces interfaces sont conformes au brochage standardisé de CompactPCI PlusIO (PICMG 2.30). Un emplacement mSATA intégré permet un stockage de masse évolutif et robuste. Le contrôleur de gestion intelligent de la carte IOP enregistre les événements tels que la réinitialisation, la surtension ou la sous-tension dans une FRAM non volatile. Les processeurs de contrôle (CP) et d'E/S (IOP) communiquent via des liens internes fournis par un FPGA. Les CP sont conçus pour exécuter un système d'exploitation déterministe en temps réel tel que le noyau QNX Neutrino RTOS Safe Kernel. Il est également possible d'implémenter un logiciel diversitaire sur les deux noyaux.

---

* Les prix s'entendent hors taxe, hors frais de livraison, hors droits de douane, et ne comprennent pas l'ensemble des coûts supplémentaires liés aux options d'installation ou de mise en service. Les prix sont donnés à titre indicatif et peuvent évoluer en fonction des pays, des cours des matières premières et des taux de change.